Стіканов, Валерій ЮхимовичГерасименко, Денис Олександрович2023-02-172023-02-172022Герасименко, Д. О. Розробка схеми декодування резистивних елементів пам’яті в інтегральному виконанні для інформаційних технологій : дипломна робота ... бакалавра : 122 Комп'ютерні науки / Герасименко Денис Олександрович. - Київ, 2022. - 89 с.https://ela.kpi.ua/handle/123456789/52706Сьогодення не можна уявити без створення нових технічних засобів, додатків, програм тощо. Серед іншого, нові інформаційні технології потребують більших обсягів пам’яті, а як наслідок — і нових методів її роботи та організації. Дипломна робота «Розробка схеми декодування резистивних елементів пам’яті в інтегральному виконанні для інформаційних технологій» присвячена розробці технічних рішень для керування резистивною пам’яттю. Це перспективний різновид енергонезалежної пам’яті, який при успішному вирішенні технологічних проблем дозволить значно підвищити можливості інформаційних технологій. У роботі з використанням сучасного засобу автоматизації проєктування Сadence розроблені електричні схеми декодування та зчитування інформації з матриці накопичувача на базі резистивних елементів пам’яті та відповідна топологія схем декодування на сучасних нормах проєктування визначених у бібліотеці gpdk045 згідно договору з міжнародною організацією Europractice. Виконані розрахунки та тестування відповідних технічних рішень і верифікація топології. Результат роботи: Електрична схема декодування резистивних елементів пам’яті у складі матриці накопичувача та топологія на 45-нм нормах проєктування. Загальний обсяг роботи: сторінок 89, рисунків 53, таблиць 14, джерел 16.ukрезистивна пам’ятьсхематопологіядешифратормультиплексоркомірка пам’ятіRRAMCadencepdk045СМОSresistive memorycircuittopologydecodermultiplexermemory cellРозробка схеми декодування резистивних елементів пам’яті в інтегральному виконанні для інформаційних технологійBachelor Thesis89 с.