Melikyan, V. Sh.Poghosyan, A. M.Durgaryan, A. A.Petrosyan, H. P.Simonyan, M. M.2023-10-092023-10-092011Method of Parametrical Optimization of Multi-Core Processors / Melikyan V. Sh., Poghosyan A. M., Durgaryan A. A., Petrosyan H. P., Simonyan M. M. // Электроника и связь : научно-технический журнал. Тематический выпуск «Электроника и нанотехнологии». – 2011. – №3(62). – С. 126-130. – Бібліогр.: 9 назв.https://ela.kpi.ua/handle/123456789/61089A post-layout design power optimization algorithm is suggested. Both, gate sizing and multi threshold optimization methods are implemented. The main advantages are the improved performance characteristics and intactness of the initial design placement and routing. Free layout spaces due to decrease of optimized cell sizes is suggested to be filled with decoupling capacitors which decreases power supply noises. The algorithm ensures decrease of static and dynamic power by respectably 19% and 11% for eight-core OpenSPARC processor architectures. It demonstrates improved optimization time compared to existing algorithms by about 29%, in expense of decrease of optimized power by 2-5%.ukоптимізація енергоспоживаннякалібруваннябагатопорогова напругатимчасовий резервбагатоядерний процесорструм витокуструм перемиканняперешкода через ланцюг живленняфазове автоматичне підстроювання частотиMethod of Parametrical Optimization of Multi-Core ProcessorsМетод параметричної оптимізації багатоядерних процесорівArticlePp. 126-130https://doi.org/10.20535/2312-1807.2011.16.3.266228621.3.049.771