Метод прогнозування виходу придатних інтегральних мікросхем
dc.contributor.advisor | Заворотний, Віктор Федорович | |
dc.contributor.author | Васильєв, Андрій Олегович | |
dc.date.accessioned | 2018-05-21T08:13:20Z | |
dc.date.available | 2018-05-21T08:13:20Z | |
dc.date.issued | 2018 | |
dc.description.abstracten | Reducing the process, increasing the number of transistors and metal connections in highly integrated circuits in accordance with Moore's law leads to an increase in the number of parameters that need to be monitored. This, in turn, leads to the generation of a large amount of measured data, processing and analysis of which are the key to optimization and control of the technological process. The control of the output of the fittings is an extremely important part of the microelectronic technology, since it depends on both direct economic benefits from product production and other important economic indicators, such as time to market and time of management. The subject of the study of this work is the development of a special software for the automatic monitoring of the status of the process in real time. The paper describes the possibilities of typical industrial equipment for the testing of microcircuits and their use. | uk |
dc.description.abstractuk | Зменшення технологічного процесу, збільшення кількості транзисторів та металевих міжз'єднань в високоінтегрованих мікросхемах у відповідності з законом Мура призводить до збільшення кількості параметрів, які необхідно контролювати. Це в свою чергу призводить до генерації великої кількості вимірюваних даних, обробка і аналіз яких є ключем до оптимізації і контролю технологічного процесу. Контроль виходу придатних є надзвичайно важливою частиною мікроелектронної технології, оскільки від цього залежить як прямий економічний зиск від виробництва продукту, так і інші важливі економічні показники, такі як час для виходу на ринок та час валідації. Предметом дослідження даної роботи є розробка спеціального програмного забезпечення для автоматичного моніторингу стану процесу в реальному часі. В роботі описано можливості типового промислового обладнання для проведення тестування мікросхем та їх використання. | uk |
dc.format.page | 93 c. | uk |
dc.identifier.citation | Васильєв, А. О. Метод прогнозування виходу придатних інтегральних мікросхем : магістерська дис. : 153 Мікро- та наносистемна техніка / Васильєв Андрій Олегович. – Київ, 2018. – 93 с. | uk |
dc.identifier.uri | https://ela.kpi.ua/handle/123456789/22977 | |
dc.language.iso | uk | uk |
dc.publisher.place | Київ | uk |
dc.subject | тестування мікросхем | uk |
dc.subject | автоматичне тестувальне обладнання | uk |
dc.subject | статистичний аналіз | uk |
dc.subject | vlsi testing | uk |
dc.subject | automatic test equipment | uk |
dc.subject | time dependent defect | uk |
dc.subject | big data | uk |
dc.title | Метод прогнозування виходу придатних інтегральних мікросхем | uk |
dc.type | Master Thesis | uk |
Файли
Контейнер файлів
1 - 1 з 1
Вантажиться...
- Назва:
- Vasyliev_magistr.pdf
- Розмір:
- 2.24 MB
- Формат:
- Adobe Portable Document Format
- Опис:
Ліцензійна угода
1 - 1 з 1
Ескіз недоступний
- Назва:
- license.txt
- Розмір:
- 7.8 KB
- Формат:
- Item-specific license agreed upon to submission
- Опис: