Комплекс користувацьких програм для комунікації FPGA з вбудованим процесорним ядром ARM Cortex A9
dc.contributor.advisor | Клименко, Ірина Анатоліївна | |
dc.contributor.author | Красніков, Андрій Вікторович | |
dc.date.accessioned | 2020-01-14T13:29:07Z | |
dc.date.available | 2020-01-14T13:29:07Z | |
dc.date.issued | 2019 | |
dc.description.abstract | Робота складається із вступу та чотирьох розділів. Загальний обсяг роботи: 90 аркушів основного тексту, 37 ілюстрації, 26 таблиць. При підготовці використовувалася література з 32 різних джерел. Актуальність. На хвилі розвитку обчислювальних систем, все більшу популярність здобувають мікросхеми класу програмованих логічних інтегральних схем (ПЛІС). Сучасні ПЛІС FPGA інтегрують процесорні ядра, блоки RAM-пам'яті, блоки DSP-обчислень і багато іншого, що забезпечує велику потужність при незначному енергоспоживанні та компактних розмірах. З огляду на наявні на даний момент часу параметри ПЛІС і високі темпи розвитку технології їх створення, ПЛІС різних фірм-виробників стали використовувати в серійних виробах. Особливо привертає в ПЛІС їх можливість налаштування на вирішення певних класів задач з метою оптимізації їх конкретних параметрів. Мета і завдання дослідження. Метою магістерської роботи є дослідження реконфігурованих комп’ютерних систем та створення комплексу користувацьких програм для комунікації FPGA з вбудованим процесорним ядром ARM Cortex A9. Для досягнення мети дослідження поставлено і вирішено такі завдання: • дослідження архітектури FPGA; • дослідження апаратної процесорної системи; • дослідження взаємодії апаратної процесорної системи з реконфігурованою областю; • розробка програм на мові Асмблера та С. Об’єкт дослідження – процес взаємодії апаратно-убудованої процесорної системи з цифровими модулями на реконфігуровній області ПЛІС. Предмет дослідження – засоби комунікації FPGA з вбудованим процесорним ядром ARM Cortex A9, для забезпечення ефективного функціонування системи-на-кристалі. Особистий внесок здобувача. Магістерське дослідження є самостійно виконаною роботою, в якій відображено особистий авторський підхід та особисто отримані теоретичні та прикладні результати, що відносяться до вирішення задач взаємодії апаратної процесорної системи з реконфігурованою областю. Формулювання мети та завдань дослідження проводилось спільно з науковим керівником. Практична цінність. Отриманий комплекс програм може використовуватися для створення ефективних убудовних систем для різних галузей, іноваційних стартапів, а також навчання студентів в рамках курсів дисциплін «Архітектура компьютера», «Інтернет речей», «Убудовані системи». | uk |
dc.description.abstracten | The master's dissertation consists of an introduction and four sections. The total volume of the dissertation: 90 sheets of main text, 37 illustrations and 26 tables. In preparation, I was used literature from 32 different sources. Theme topicality. In the wake of the development of computing systems, the class of programmable logic integrated circuits (FPGAs) are gaining popularity. Modern FPGA integrate processor cores, RAM blocks, DSP computing units and more, providing great power with low power consumption and compact size. Given the current parameters of FPGAs and the high rate of development of technology for their creation, FPGAs of various manufacturing companies began to use in serial products. Particularly appealing to FPGAs is their ability to configure them to solve certain classes of problems in order to optimize their specific parameters. The purpose and tasks of the study. The aim of the master's dissertation is to study reconfigured computer systems and create a suite of custom FPGA communication applications with the built-in ARM Cortex A9 processor core. To achieve the goal of the study set and solved the following tasks: • FPGA architecture research; • Study of the hardware processor system; • Study of the interaction of the hardware processor system with the reconfigured area; • Developing programs in Assembler and C. The object of the research is process of communication of hardware-embedded processor system with digital modules on the reconfigured FPGA. The subject of the research is FPGA communication tools with ARM Cortex A9 integrated core to ensure efficient System-on-Chip operation. Personal contribution of the applicant. The master's degree research is a self-performed work that reflects the author's personal approach and personally obtained theoretical and applied results related to solving problems of interaction of the hardware processor system with the reconfigured area. The purpose and objectives of the study were formulated jointly with the scientific supervisor. Practical value. The resulting set of programs can be used to create effective embedded systems for various industries, innovative start-ups, as well as to educate students within the courses of Computer Architecture, Internet of Things, and Embedded Systems. | uk |
dc.format.page | 124 с. | uk |
dc.identifier.citation | Красніков, А. В. Комплекс користувацьких програм для комунікації FPGA з вбудованим процесорним ядром ARM Cortex A9 : магістерська дис. : 123 Комп’ютерна інженерія / Красніков Андрій Вікторович. – Київ, 2019. – 124 с. | uk |
dc.identifier.uri | https://ela.kpi.ua/handle/123456789/30792 | |
dc.language.iso | uk | uk |
dc.publisher | КПІ ім. Ігоря Сікорського | uk |
dc.publisher.place | Київ | uk |
dc.subject | FPGA | uk |
dc.subject | програмовані логічні інтегральні схеми | uk |
dc.subject | апаратна процесорна система | uk |
dc.subject | реконфігурація | uk |
dc.subject | програмування | uk |
dc.subject.udc | 004.4 | uk |
dc.title | Комплекс користувацьких програм для комунікації FPGA з вбудованим процесорним ядром ARM Cortex A9 | uk |
dc.type | Master Thesis | uk |
Файли
Контейнер файлів
1 - 1 з 1
Ескіз недоступний
- Назва:
- Krasnikov_magistr.docx
- Розмір:
- 5.98 MB
- Формат:
- Microsoft Word XML
- Опис:
Ліцензійна угода
1 - 1 з 1
Ескіз недоступний
- Назва:
- license.txt
- Розмір:
- 9.06 KB
- Формат:
- Item-specific license agreed upon to submission
- Опис: