Моделювання електронних схем на основі операційних підсилювачів у програмному середовищі CADENCE
dc.contributor.advisor | Тимофєєв, Володимир Іванович | |
dc.contributor.author | Шуляк, Павло Ігорович | |
dc.date.accessioned | 2021-02-11T12:13:31Z | |
dc.date.available | 2021-02-11T12:13:31Z | |
dc.date.issued | 2020-12 | |
dc.description.abstracten | The purpose of this work is to consider and analyze analog circuits using operational amplifiers made on the basis of a complementary structure of metal-oxide-semiconductor (CMOS) and bipolar cascades. Analog signal processing devices continue to play an important role in industrial electronics. This is due to the fact that most types of primary transducers of physical quantities - sensors of temperature, pressure, etc. - are sources of analog signals, and many actuators in the control objects - electric motors, electromagnets - are controlled by a continuous alternating electric current. Sophisticated control systems, based on digital computing systems, are connected to control objects and sensors using analog and analog digital devices. All this stimulates the annual appearance in the world of many dozens of new models of analog and analog-digital integrated circuits (ICs). From the point of view of IC manufacturing technology, they are divided into semiconductor (monolithic, solid-state) - made entirely on one silicon wafer and hybrid - in which resistors, capacitors and connecting conductors are made by film technology, and caseless active elements in the form of chips are glued to passive circuits. Operational amplifiers(OP) with input stages on field-effect transistors are usually made by hybrid technology. They are more expensive than monolithic, but are much smaller input current and zero drift. With the improvement of technology and circuit solutions, it became possible to manufacture monolithic operational amplifiers with parameters similar to and even predominant parameters of hybrid OPs. High accuracy and stability of the characteristics of monolithic OPs is achieved by circuit-using the property of matching the parameters of the components integrated on a single semiconductor substrate IC. Therefore, most modern IC models are monolithic. In this diploma work only circuits with negative feedback are reviewed, therefor no generators or such are considered. First chapter is dedicated to theoretical examination of the thesis’s subject. To implement operational amplifier into circuit first we need research how it works. So, general parameters, for example input, output, precise characteristics, are reviewed here. Also, in first chapter researching about types of implementation of operational amplifiers was done. Main 3 cascades of OP are described on the example of CMOS and bipolar transistors. Second chapter includes designing OP using CMOS technology and full cycle of IC development on differential cascade example. Schematic and layout designing for 90nm manufacturing technology is described in this chapter. Implementation of real Ops are reviewed here too. Third chapter is devoted to analysis of designed circuits in previous chapter. Using EDA tool in software environment Cadence transient, frequency, noise analysis is done. It is discussed how received characteristics correlate with theoretical valuation. In four-chapter startup project – manufacturing of OP – is calculated and analyzed using different methods of evaluation and describing different sides of this project. | uk |
dc.description.abstractuk | Актуальність теми дипломної роботи полягає в застосуванні новітнього програмного забезпечення для моделювання схем на операційних підсилювачах, оскільки саме операційні підсилювачі є головним базисним компонентом аналогових мікросхем. Середовище Cadence дозволяє провести повний цикл моделювання таких схем. Об’єктом розробки є методи проектування операційних підсилювачів в середовищі Cadence; часові, частотні, шумові характеристики операційних підсилювачів Мета роботи - проектування схем операційних підсилювачів і аналіз вихідних часових, частотних і шумових характеристик, розроблення топології підсилювального каскаду у середовищі Cadence. Завдання полягає у дослідженні повного циклу проектування аналогової мікросхеми операційного підсилювача на прикладі вхідного диференційного каскаду та дослідження схем включення реальних операційних підсилювачів. | uk |
dc.format.page | 96 c. | uk |
dc.identifier.citation | Шуляк, П. І. Моделювання електронних схем на основі операційних підсилювачів у програмному середовищі CADENCE : магістерська дис. : 153 Мікро- та наносистемна техніка / Шуляк Павло Ігорович. – Київ, 2020. – 96 с. | uk |
dc.identifier.uri | https://ela.kpi.ua/handle/123456789/39305 | |
dc.language.iso | uk | uk |
dc.publisher | КПІ ім. Ігоря Сікорського | uk |
dc.publisher.place | Київ | uk |
dc.subject | операційний підсилювач | uk |
dc.subject | схема | uk |
dc.subject | моделювання | uk |
dc.subject | транзистор | uk |
dc.subject | аналіз | uk |
dc.subject | operational amplifier | uk |
dc.subject | schematic | uk |
dc.subject | simulation | uk |
dc.subject | transistor | uk |
dc.subject | analysis | uk |
dc.subject.udc | 621.39 | uk |
dc.title | Моделювання електронних схем на основі операційних підсилювачів у програмному середовищі CADENCE | uk |
dc.type | Master Thesis | uk |
Файли
Контейнер файлів
1 - 1 з 1
Вантажиться...
- Назва:
- Shuliak_magistr.pdf
- Розмір:
- 1.93 MB
- Формат:
- Adobe Portable Document Format
- Опис:
Ліцензійна угода
1 - 1 з 1
Ескіз недоступний
- Назва:
- license.txt
- Розмір:
- 8.98 KB
- Формат:
- Item-specific license agreed upon to submission
- Опис: